## **Actividad 1**

Realizar un cuadro comparativo de las siguientes arquitecturas. Identificando tópicos referentes a los temas de la primer unidad (Por ejemplo ALU, Buses de direcciones, etc). Además, generar un diagrama de bloques para la arquitectura de cada uno (El diagrama de bloques puede quedar anexo al cuadro comparativo).

| _ | 1 1 1 ,                                               |
|---|-------------------------------------------------------|
|   | Arquitectura de Von Neumann.                          |
|   | Arquitectura Harvard.                                 |
|   | Arquitectura RISC (Reduced Instruction Set Computer). |
|   | Arquitectura CISC (Complex Instruction Set Computer). |
|   | Arquitectura paralela.                                |
|   | Arquitectura de la computación en la nube.            |

## **Cuadro comparativo**

| Arquitectura              | ALU                                                                       | Buses de direcciones                                                    | Memoria                                                                | Ejecución de programas                                                  |
|---------------------------|---------------------------------------------------------------------------|-------------------------------------------------------------------------|------------------------------------------------------------------------|-------------------------------------------------------------------------|
| Von Neumann               | Ejecuta operaciones aritméticas<br>y lógicas                              | Un único bus para datos e<br>instrucciones                              | Unificada para datos e<br>instrucciones                                | Secuencial                                                              |
| Harvard                   | Similar a Von Neumann, pero optimizada para operaciones específicas       | Separados para datos e<br>instrucciones, permite la<br>carga simultánea | Separada para datos e<br>instrucciones, mejora el<br>rendimiento       | Puede ser más eficiente<br>debido a la separación de<br>memoria         |
| RISC                      | Diseñada para ejecutar un<br>número reducido de tipos de<br>instrucciones | Eficientizados para<br>instrucciones simples                            | Acceso optimizado para<br>instrucciones simples y<br>rápidas           | Eficiencia a través de la<br>simplificación y velocidad<br>de ejecución |
| CISC                      | Capaz de ejecutar instrucciones<br>complejas directamente                 | Diseñados para soportar<br>instrucciones complejas                      | Puede requerir más accesos<br>para ejecutar instrucciones<br>complejas | Flexibilidad a costa de<br>velocidad y complejidad                      |
| Paralela                  | Múltiples ALUs trabajando en<br>paralelo                                  | Pueden existir múltiples<br>buses operando en paralelo                  | Distribuida o compartida para soportar el acceso paralelo              | Múltiples instrucciones<br>ejecutándose<br>simultáneamente              |
| Computación en<br>la Nube | Potencialmente distribuida y<br>escalable                                 | Comunicación a través de redes                                          | Almacenamiento y procesamiento distribuidos                            | Recursos computacionales<br>ofrecidos como servicio,<br>escalabilidad   |